Searah dengan Lebih Banyak Input
Sirkuit gerbang pengambilan sampel searah yang telah kita bahas sejauh ini memiliki satu input. Dalam bab ini, mari kita bahas beberapa rangkaian gerbang pengambilan sampel searah yang dapat menangani lebih dari satu sinyal masukan.
Rangkaian gerbang pengambilan sampel searah terdiri dari kapasitor dan resistor dengan nilai yang sama. Di sini dua input gerbang sampling dioda searah dengan dua input dipertimbangkan. Di sirkuit ini kami memiliki dua kapasitor dan dua resistor dengan nilai yang sama. Masing-masing terhubung dengan dua dioda.
Sinyal kontrol diterapkan pada resistor. Output diambil melintasi resistor beban. Gambar di bawah ini menunjukkan diagram rangkaian untuk gerbang pengambilan sampel dioda searah dengan lebih dari satu sinyal input.
Ketika input kontrol diberikan,
Pada V C = V 1 yang selama periode transmisi, baik dioda D 1 dan D 2 bias maju. Sekarang, keluarannya adalah jumlah dari ketiga masukan tersebut.
$$ V_O = V_ {S1} + V_ {S2} + V_C $$
Untuk V 1 = 0v yang merupakan nilai ideal,
$$ V_O = V_ {S1} + V_ {S2} $$
Di sini kami memiliki batasan utama bahwa setiap saat, selama periode transmisi, hanya satu input yang harus diterapkan. Ini adalah kerugian dari sirkuit ini.
Selama periode non-transmisi,
$$ V_C = V_2 $$
Kedua dioda tersebut akan berada dalam bias terbalik yang artinya dihubung terbuka.
Ini membuat keluaran
$$ V_O = 0V $$
Kerugian utama dari rangkaian ini adalah bahwa loading of the circuitmeningkat seiring dengan bertambahnya jumlah input. Batasan ini dapat dihindari dengan sirkuit lain di mana input kontrol diberikan setelah dioda sinyal input.
Pengurangan Pedestal
Saat melewati berbagai jenis gerbang pengambilan sampel dan output yang mereka hasilkan, kami telah menemukan level tegangan ekstra dalam bentuk gelombang output yang disebut sebagai Pedestal. Ini tidak diinginkan dan menimbulkan kebisingan.
Pengurangan Pedestal di sirkuit Gerbang
Perbedaan sinyal keluaran selama periode transmisi dan periode non-transmisi meskipun sinyal masukan tidak diterapkan, disebut sebagai Pedestal. Ini bisa menjadi alas positif atau negatif.
Oleh karena itu, ini adalah keluaran yang diamati karena tegangan gating meskipun sinyal masukan tidak ada. Ini tidak diinginkan dan harus dikurangi. Sirkuit di bawah ini dirancang untuk pengurangan tumpuan di sirkuit gerbang.
Ketika sinyal kontrol diterapkan, selama periode transmisi yaitu pada V 1 , Q 1 menyala dan Q 2 OFF dan V CC diterapkan melalui R C ke Q 1 . Sedangkan selama periode nontransmisi yaitu pada V 2 , Q 2 ON dan Q 1 OFF dan V CC diterapkan melalui R C ke Q 2 . Tegangan basis –V BB1 dan –V BB2 dan amplitudo sinyal gerbang disesuaikan sehingga dua arus transistor identik dan sebagai hasilnya level tegangan keluaran diam akan tetap konstan.
Jika tegangan pulsa gerbang besar dibandingkan dengan V BE transistor, maka masing-masing transistor bias jauh di bawah cut off, ketika tidak berjalan. Jadi, ketika tegangan gerbang muncul, Q 2 akan diputus sebelum Q 1 mulai berjalan, sedangkan di ujung gerbang, Q 1 akan didorong untuk memotong sebelum Q 2 mulai berjalan.
Gambar di bawah menjelaskan hal ini dengan lebih baik.
Karenanya sinyal gerbang muncul seperti pada gambar di atas. Tegangan sinyal yang terjaga keamanannya akan tampak ditumpangkan pada bentuk gelombang ini. Lonjakan ini akan menjadi nilai yang dapat diabaikan jika waktu naik bentuk gelombang gerbang kecil dibandingkan dengan durasi gerbang.
Ada beberapa drawbacks sirkuit ini seperti
Waktu naik dan turun yang pasti, menghasilkan lonjakan tajam
Arus kontinyu melalui RC menghilangkan banyak panas
Dua tegangan bias dan dua sumber sinyal kontrol (saling melengkapi) membuat rangkaian menjadi rumit.
Selain kekurangan tersebut, rangkaian ini berguna untuk mengurangi tumpuan pada rangkaian gerbang.