555 타이머

그만큼 555 TimerIC는 전압 분배기 네트워크에 사용되는 3 개의 $ 5K \ Omega $ 저항에서 이름을 얻었습니다. 이 IC는 정확한 시간 지연 및 진동을 생성하는 데 유용합니다. 이 장에서는 555 타이머에 대해 자세히 설명합니다.

핀 다이어그램 및 기능 다이어그램

이 섹션에서는 먼저 555 Timer IC의 핀 다이어그램과 기능 다이어그램에 대해 논의하겠습니다.

핀 다이어그램

555 타이머 IC는 8 핀 미니 DIP (Dual-Inline Package)입니다. 그만큼pin diagram 555 타이머 IC의 다음 그림은-

각 핀의 중요성은 위의 다이어그램에서 자명합니다. 이 555 타이머 IC는 + 5V ~ + 18V의 DC 공급으로 작동 할 수 있습니다. 주로 생성에 유용합니다.non-sinusoidal 정사각형, 램프, 펄스 등과 같은 파형

기능 다이어그램

555 타이머의 내부 세부 정보를 보여주는 그림 표현을 기능 다이어그램이라고합니다.

그만큼 functional diagram 555 Timer IC의 다음 그림은-

555 Timer의 기능 다이어그램에는 전압 분배기 네트워크, 비교기 2 개, SR 플립 플롭 1 개, 트랜지스터 2 개 및 인버터가 포함되어 있습니다. 이 섹션에서는 각 블록 또는 구성 요소의 목적에 대해 자세히 설명합니다.

전압 분배기 네트워크

  • 전압 분배기 네트워크는 공급 전압 $ V_ {cc} $와 접지 사이에 직렬로 연결된 3 개의 $ 5K \ Omega $ 저항으로 구성됩니다.

  • 이 네트워크는 $ 5K \ Omega $ 저항이 하나만있는 경우 포인트와 접지 사이에 $ \ frac {V_ {cc}} {3} $의 전압을 제공합니다. 마찬가지로 $ 5K \ Omega $ 저항이 두 개만있는 경우 포인트와 접지 사이에 $ \ frac {2V_ {cc}} {3} $의 전압을 제공합니다.

비교기

  • 555 타이머 IC의 기능 다이어그램은 상위 비교기 (UC)와 하위 비교기 (LC)의 두 비교기로 구성됩니다.

  • 기억하십시오 comparator 적용되는 두 입력을 비교하고 출력을 생성합니다.

  • 연산 증폭기의 비 반전 단자에 존재하는 전압이 반전 단자에 존재하는 전압보다 크면 비교기의 출력은 $ + V_ {sat} $가됩니다. 이것은 다음과 같이 간주 될 수 있습니다.Logic High ( '1') 디지털 표현.

  • 연산 증폭기의 비 반전 단자에 존재하는 전압이 반전 단자의 전압보다 작거나 같으면 비교기의 출력은 $ -V_ {sat} $가됩니다. 이것은 다음과 같이 간주 될 수 있습니다.Logic Low ( '0') 디지털 표현.

SR 플립 플롭

  • 기억하십시오 SR flip-flop포지티브 클록 전환 또는 네거티브 클록 전환으로 작동합니다. 두 개의 입력 : S와 R, 두 개의 출력 : Q (t) 및 Q (t) '가 있습니다. 출력 Q (t) 및 Q (t) '는 서로 보완됩니다.

  • 다음 표는 state table SR 플립 플롭의

에스 아르 자형 Q (t + 1)
0 0 Q (t)
0 1 0
1 0 1
1 1 -
  • 여기서 Q (t)와 Q (t + 1)은 각각 현재 상태와 다음 상태입니다. 따라서 SR 플립 플롭은 클럭 신호의 포지티브 (네거티브) 전환이 적용될 때 입력 조건에 따라 홀드, 리셋 및 설정과 같은 세 가지 기능 중 하나에 사용할 수 있습니다.

  • LC (Lower Comparator) 및 UC (Upper Comparator)의 출력은 다음과 같이 적용됩니다. inputs of SR flip-flop 555 Timer IC의 기능 다이어그램에서 볼 수 있습니다.

트랜지스터 및 인버터

  • 555 타이머 IC의 기능 다이어그램은 npn 트랜지스터 $ Q_ {1} $ 1 개와 pnp 트랜지스터 $ Q_ {2} $ 1 개로 구성됩니다. npn 트랜지스터 $ Q_ {1} $는베이스 대 이미 터 전압이 양이고 컷인 전압보다 큰 경우 켜집니다. 그렇지 않으면 꺼집니다.

  • pnp 트랜지스터 $ Q_ {2} $는 다음과 같이 사용됩니다. buffer SR 플립 플롭 및 npn 트랜지스터 $ Q_ {1} $에서 리셋 입력을 분리하기 위해.

  • 그만큼 inverter 555 타이머 IC의 기능 다이어그램에 사용 된 것은 반전 동작을 수행 할뿐만 아니라 전력 레벨을 증폭합니다.

555 타이머 IC는 출력에서 ​​펄스를 생성하기 위해 모노 안정 작동에서 사용할 수 있습니다. 마찬가지로 출력에서 ​​구형파를 생성하기 위해 불안정한 작동에 사용할 수 있습니다.