PAN4820の入力電源保護
PAN4820デバイスを使用して、学生プロジェクト(48V DC入力電力の通信機器の設計)用に、定格48V20Aの通信互換電源入力回路を設計したいと考えています。
設計の概略図を添付しています。すべての部品の定格は200Vです。
問題は、PAN4820データシートではテスト電圧が100Vであるのに、私たちの設計ではMOVの最大クランプ電圧が約165Vであるということです。
PAN4820が160V前後のサージ電圧を短時間(8 / 20us)サポートするかどうか知りたいのですが。フィルタのデータシートにはそのようなものは見つかりませんでした。
前もって感謝します
回答
定格76Vおよび100V絶対最大1分検証済み。@ 100Vdc。イオン化耐性の8 / 20usサージテストに対する感受性は、50 HzまたはDCよりもはるかに高く、エナメル銅巻線間ではおそらく2倍になります。雷テストは6kVから10kV前後のコモンモードであると思いますが、Hipotは1kV CM、100Vdiff未満です。
したがって、問題は、どの程度バランスが取れているか、および同相信号除去雷からの接地電圧に差動またはレッグを与えるラインから負荷までのインピーダンス比とCMRRは何かということです。(ダイレクトヒットディファレンシャルモードでは存続しませんが、可能性も低いです。)
165V TVSはESDに適していますが、100pFからxオームまでのESDの立ち上がり時間はnsです。
しかし、特定のEU基準の認定を受けている場合、それはトロント近郊での退職時に0である私の給与水準を超えています。
概要:
フィルターは、最大のエネルギーサージに対して短い過電圧スパイクに耐える可能性がかなり高く、メーカーはアドバイスすることができます。
わずかに低い1mAのドレイン電圧が実際に許容できる場合、820kはニーズをより適切に満たす可能性があります。
Tonyの回答では、ライン間電圧がライン間真のコモンモードよりも高くなる傾向があるため、このような場合、ライン間MOVは静止中にサージを処理することに注意してください。フィルタ電圧定格内。
これは、データシートのパフォーマンスグラフの関連部分の拡張バージョンです。
MOV-20D101Kは青い曲線です。
拡張バージョンはわずかに「オフ」になっている可能性がありますが、十分に近いです。
次に低い定格の820kは、青い曲線の下の黒い曲線であり、最大電圧が本当に重要であり、1 mAでわずかに低いDCおよびRM電圧が通常の動作電圧を十分に上回っている場合は、ニーズに近い可能性があります。
MOVエネルギー定格内の障害時の非常に短い電圧スパイクは、フィルターによって許容できる可能性があります。
フィルターメーカーはこれらの仕様を知っている必要があり、アドバイスできるはずです。
110Vでは、101Kは約1A、約120Vで10A、約145Vで100Aを消費します。
元の曲線: